Oldal nyomtatása
Az ábra csak illusztráció. Tekintse meg a termékleírást.
Rendelhető
Értesítsenek ismét készleten lévő termékről
| Mennyiség | |
|---|---|
| 1+ | 4 442,850 Ft |
| 10+ | 4 122,900 Ft |
| 25+ | 3 981,150 Ft |
| 50+ | 3 879,900 Ft |
| 100+ | 3 770,550 Ft |
| 250+ | 3 685,500 Ft |
Adott egységre meghatározott ár:Each
Legalább: 1
Több: 1
4 442,85 Ft (ÁFA nélkül)
Tétellel kapcsolatos megjegyzés hozzáadása
Hozzáadva a megrendelési igazolásához, a számlához és a szállítólevélhez, kizárólag erre a megrendelésre vonatkozóan.
Ezt a számot hozzáadjuk a megrendelési igazolásához, a számlához, a szállítólevélhez, a webes megerősítő e-mailhez és a termékcímkéhez is.
Termékinformáció
GyártóMICRON
Gyártói cikkszámMT53E256M16D1FW-046 WT:B
Rendelési kód3652206
Műszaki adatlap
DRAM TypeMobile LPDDR4
Memory Density4Gbit
Memory Configuration256M x 16bit
Clock Frequency Max2.133GHz
IC Case / PackageTFBGA
No. of Pins200Pins
Supply Voltage Nom1.1V
IC MountingSurface Mount
Operating Temperature Min-25°C
Operating Temperature Max85°C
Product Range-
SVHCNo SVHC (17-Dec-2015)
Termékáttekintés
MT53E256M16D1FW-046 WT:B is a mobile LPDDR4 SDRAM. The low-power DDR4 SDRAM with low VDDQ (LPDDR4X) is a high-speed CMOS, dynamic random-access memory. The device is internally configured with x16 I/O, 8-banks. Each of the x16’s 536,870,912-bit banks are organized as 32,768 rows by 1024 columns by 16 bits. LPDDR4 uses a double-data-rate (DDR) protocol on the DQ bus to achieve high-speed operation. The DDR interface transfers two data bits to each DQ lane in one clock cycle and is matched to a 16n-prefetch DRAM architecture.
- 16n prefetch DDR architecture, 8 internal banks per channel for concurrent operation
- Single-data-rate CMD/ADR entry, bidirectional/differential data strobe per byte lane
- Programmable READ and WRITE latencies (RL/WL), programmable and on-the-fly burst lengths (BL=16, 32)
- Directed per-bank refresh for concurrent bank operation and ease of command scheduling
- On-chip temperature sensor to control self refresh rate
- Partial-array self refresh (PASR), selectable output drive strength (DS), clock-stop capability
- 2133MHz clock rate, 4266Mb/s/pin data rate
- 4Gb total density, 1.10V VDD2/0.60V or 1.10V VDDQ operating voltage
- 256 Meg x 16 configuration
- 200-ball TFBGA package, -30°C to +85°C operating temperature
Műszaki adatok
DRAM Type
Mobile LPDDR4
Memory Configuration
256M x 16bit
IC Case / Package
TFBGA
Supply Voltage Nom
1.1V
Operating Temperature Min
-25°C
Product Range
-
Memory Density
4Gbit
Clock Frequency Max
2.133GHz
No. of Pins
200Pins
IC Mounting
Surface Mount
Operating Temperature Max
85°C
SVHC
No SVHC (17-Dec-2015)
Műszaki dokumentumok (1)
Jogszabályok és környezetvédelem
Származási ország:
Az ország, amelyben az utolsó jelentősebb gyártás történt meg.Származási ország:Singapore
Az ország, amelyben az utolsó jelentősebb gyártás történt meg.
Az ország, amelyben az utolsó jelentősebb gyártás történt meg.Származási ország:Singapore
Az ország, amelyben az utolsó jelentősebb gyártás történt meg.
Vámtarifaszám:85423239
US ECCN:EAR99
EU ECCN:NLR
RoHS-kompatibilis:Igen
RoHS
RoHS ftalát-kompatibilitás:Igen
RoHS
SVHC:No SVHC (17-Dec-2015)
Termékmegfelelőségi tanúsítvány letöltése
Termékmegfelelőségi tanúsítvány
Tömeg (kg):.000001
Termékkövethetőség